STMicroelectronics сообщила о разработке двуядерного микропроцессора семейства SPEAr
30.05.2010

Компания STMicroelectronics представила новую архитектуру, которая будет являться основной для новых членов семейства SPEAr (Structured Processor Enhanced Architecture – структурированный процессор с расширенной архитектурой) встраиваемых микропроцессоров, предназначенных для высокоэффективных приложений. Усовершенствованная архитектура подразумевает технологию Network-on-Chip для внутреннего соединения периферии, гарантирует поддержку различных транспортных профилей, максимизирует пропускную способность данных самым рентабельным и энергоэффективным способом.

STMicroelectronics: семейство SPEAr

Компания сообщила, что на базе новой архитектуры намечен выпуск семейства SPEAr1300 – встраиваемых двуядерных микропроцессоров с интерфейсом внешней памяти DDR3. Как и предыдущие представители семейства (SPEAr300, SPEAr600), микропроцессоры SPEAr1300 выполнены по 55 нм HCMOS технологии. Однако, в отличие от своих предшественников, микропроцессоры семейства SPEAr1300 разработаны на базе двух мощных ядер ARM Cortex-A9, поддерживающих полностью симметричное функционирование при скорости до 600 МГц.

Наличие интерфейса DDR3 и полного набора коммуникационной периферии (USB, Ethernet, SATA, PCIe), а также периферии свойственной любому микропроцессору (АЦП, UART, I2C, I2S, SPI, IrDA),  делают SPEAr1300 идеальным выбором для применения в высокоэффективных приложениях: сетевые коммуникационные устройства, компьютерная периферия, NAS (сетевая система хранения данных), промышленная автоматика.

Ключевые особенности микропроцессоров семейства SPEAr1300:

  • два ядра ARM Cortex-A9, работающих на частоте до 600 МГц каждое;
  • 2 × 32 Кбайт кэш L1;
  • 512 Кбайт кэш L2;
  • 64-битная шина AXI (AMBA3) технологии Network-on-Chip;
  • DRAM и кэш L2 с кодом коррекции ошибок;
  • 32-битный DDR3 контроллер с кодом коррекции ошибок, рабочая частота 533 МГц, также поддерживается 16-битная DDR2
  • интегрированный гигабитный Ethernet контроллер;
  • интерфейс PCIe 2.0 с производительностью 5 гигапередач в секунду;
  • интерфейс SATA II 3 Гбит/с;
  • интерфейс USB 2.0;
  • модуль аппаратного шифрования/дешифрования с 256-битным ключом;
  • AMBA 3 совместимый ведомый интерфейс Accelerator coherence port
  • 1.3 миллиона конфигурируемых логических элемента.

Структурная схема микропроцессоров SPEAr1300 STMicroelectronics

st.com

Перевод: Vadim по заказу РадиоЛоцман

На английском языке: STMicroelectronics Expands its SPEAr Microprocessor Family

Подробнее >>

Реклама